FPGA結(jié)構(gòu)與工作原理_第1頁
FPGA結(jié)構(gòu)與工作原理_第2頁
FPGA結(jié)構(gòu)與工作原理_第3頁
FPGA結(jié)構(gòu)與工作原理_第4頁
FPGA結(jié)構(gòu)與工作原理_第5頁
已閱讀5頁,還剩6頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、FPGA結(jié)構(gòu)與工作原理EDA技術(shù)實用教程 FPGA結(jié)構(gòu)與工作原理1.1 查找表圖3-33 FPGA查找表單元內(nèi)部結(jié)構(gòu)圖3-32 FPGA查找表單元圖3-34 FLEX FPGA內(nèi)部結(jié)構(gòu) 1.2 FLEX10K系列器件 1.2 FLEX10K系列器件 (1) 邏輯單元LE。 圖3-35 LE(LC)結(jié)構(gòu)圖 (1) 邏輯單元LE圖3-36 進位鏈連通LAB中的所有LE快速加法器, 比較器和計數(shù)器DFF進位輸入(來自上一個邏輯單元)S1LE1查找表LUT進位鏈DFFS2LE2A1B1A2B2進位輸出(到 LAB中的下一個邏輯單元)進位鏈查找表LUT1.2 FLEX10K系列器件 (1) 邏輯單元LE

2、圖3-37 兩種不同的級聯(lián)方式“與”級聯(lián)鏈“或”級聯(lián)鏈LUTLUTIN 3.0IN 4.7LUTIN (4n-1).4(n-1)LUTLUTIN 3.0IN 4.7LUTIN (4n-1).4(n-1)LE1LE2LEnLE1LE2LEn0.6 ns2.4 ns16位地址譯碼速度可達 2.4 + 0.6x3=4.2 ns1.2 FLEX10K系列器件 (2) 邏輯陣列LAB(Logic Array Block) 圖3-38 FLEX10K LAB的結(jié)構(gòu)圖 (3) 快速通道(FastTrack) 1.2 FLEX10K系列器件 FastTrack遍布于整個FLEX10K器件,是一系列水平和垂直走向的連續(xù)式布線通道。 FastTrack連接是由遍布整個器件的“行互連”和“列互線”組成的。 (4) I/O單元與專用輸入端口 圖3-39 IO單元結(jié)構(gòu)圖 (5) 嵌入式陣列塊EAB(Embedded Array Block) 1.2 FLEX10K系列器件 圖3-40 用EAB構(gòu)成不同結(jié)構(gòu)的RAM和ROM 輸出時鐘DRAM/ROM256x8512x41024x22048x1DDD寫脈沖電路輸出寬度8,4,2,1 數(shù)據(jù)寬度8

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論